典型ESD故障情况一个简化的系统等效电路示例如下,用于说明典型ESD故障情况。电路由外部ESD保护器件、信号PCB铜线寄生器件、芯片内部I/O ESD保护和电源及地间ESD保护组成。系统动态和准静态参数分别用棕色和橙色框标出。



系统高效ESD设计系统高效ESD设计(SEED, system efficient ESD design)方法可用于支持工程师建模电子系统并仿真其ESD条件下的行为。暂态系统分析可用于预测开发阶段系统级ESD健壮性,并有助于最小化开发周期及降低成本。有两种方法建模系统中芯片模型。一种是SPICE(Simulation program with integrated circuit emphasis)模型,是晶体管级别的电路描述,是描述物理元素的模型,它包含半导体器件内所有电路描述的详细信息。另外一种是行为(behavior)模型,避免了复杂物理工艺的描述,不包含芯片设计厂家专有数据。此外,还需要增加分立器件,及描述PCB铜轨迹线特征的传输线模型等。其中TLP(transmission line pulse)模型即是其中一种行为模型。
TLP(传输线脉冲)测试TLP是一种相对较新的测量技术,用于表征完整接口或ESD保护组件的特性。TLP是50 Ω受控阻抗环境中的短时矩形脉冲,可提高测试准确度和测量再现性。TLP能够表征具有短脉冲宽度和快上升时间的承压电应力设备的性能特性。低占空比可防止发热。如下图显示的TLP测试环境所述:发生器以预先调节的电压为50 Ω传输线充电。开关闭合,能量应用于被测器件(DUT)。进入被测器件的电流通过电流探针进行测量,而被测器件上的电压则使用高速示波器进行监测。脉冲长度、上升时间和下降时间可在发生器上更改。施加标准脉冲的持续时间通常为100ns,上升时间和下降时间分别为10ns。最小可设置转换时间为300ps。


基本系统高效ESD设计下图显示了基于TLP行为模型的基本系统高效ESD设计建模(仿真)。

扩展系统高效ESD设计如果EM(Electro magnetic 电磁)扫描工具可以使用,则如下图所示EMC设计方法扩展系统高效ESD设计。其可以覆盖由于低注入电流及电磁辐射等其它电磁问题造成的软故障。

系统级与元件级ESD脉冲TLP(传输线脉冲),器件级别人体放电模型component-level HBM (JEDEC/ESDA JS-001),系统级别人体放电模型system-level HBM (IEC 61000-4-2),电流脉冲波形图示如下。



ESD工程估算设计举例下面例子摘抄于TI网站技术博文。需求:选择一个合适的ESD二极管来保护在19V传输线脉冲(TLP)下失效的USB 2.0系统。选择过程:USB 2.0差分信号的电压范围约为0至3.6V,因此您要确保器件的VRWM大于等于3.6V。USB 2.0带宽最高可达480Mbps,因此您需要选择具有适当电容的器件来保持信号完整性。您需要满足IEC 61000-4-2 4级法规,因此ESD二极管必须额定至少支持8kV接触放电和15kV气隙放电。16A TLP的ESD二极管的钳位电压必须小于19V,因为系统将在19V时失效。解决方案:器件TPD1E04U04是一个很好的解决方案,因为它满足如下所有这些要求。这是一个单向ESD二极管,其VRWM为3.6V。它具有0.5pF的低电容。它支持IEC 61000-4-2额定值16KV接触和16kV气隙放电。在16A TLP脉冲下,钳位电压为9V。尽管在许多器件规格书中没能找到TLP失效电压,但这个例子基本上给出了一些ESD防护器件选择原理,特别是假设器件厂家给出这一数值情况下。或是采用绝对最大电压限制值作为设计输入,尽管这样会过设计。许多器件仅包含器件级别HBM和CDM模型标准ESD额定电压值,但这些数值仅仅能够工程估算TLP失效电流,不能完全描述器件内部ESD防护特性。
总结简单介绍系统高效ESD设计。